使用期限租赁和*
许可形式单机和网络版
原产地美国
介质下载
适用平台windows,mac,linux
科学软件网专注提供科研软件。截止目前,共代理千余款,软件涵盖各个学科。除了软件,科学软件网还提供课程,包含34款软件,66门课程。热门软件有:spss,stata,gams,sas,minitab,matlab,mathematica,lingo,hydrus,gms,pscad,mplus,tableau,eviews,nvivo,gtap,sequncher,simca等等。
在 MATLAB 和 Simulink 中管理项目
组织工作、自动执行任务和流程以及与团队协作
MATLAB® 和 Simulink® 让您可以**速整理所需文件、通过自动化一致地执行常用操作以及与源代码管理集成来管理项目。借助 MATLAB 和 Simulink 中的项目,您能够:
跨团队设置和管理项目路径
使用依赖性分析视图分析项目并检查所需文件
创建、存储以及轻松访问常用操作
使用与 内置集成的Git™、Subversion (SVN)或使用外部配置管理工具跟踪和管理更改
在 Simulink 中将项目文件和模型升级到新版本
自动执行任务、流程和文件管理
可以将项目配置为在打开项目时运行、加载和打开文件,在关闭项目时进行清理。项目会帮您管理路径,以便您可以找到并运行正确的文件。可以通过将频繁执行的操作设为项目快捷方式来找到并共享它们。
还可以使用项目 API 创建新项目并自动执行项目任务以便操作文件,包括处理修改后的文件、依赖性、快捷方式和标签。

HDL 就绪模型和示例
使用高层级模块构建设计,仿真算法的硬件实现并生成高质量的 HDL 代码。模块包括数学、三角学、数字信号处理、无线通信,以及视频和图像处理。您可以使用子系统级IP
进行 LTE 无线和视觉处理
Fixed-Point 简化操作
自动实现浮点到**的数据类型转换过程,以便FPGA硬件实现。在资源使用和度之间实现平衡。
如果您要实现高精度或高动态范围的计算,或者希望在转换为**之前生成原型,那么可以生成可综合、与目标无关的原生浮点 HDL。
自动执行 FPGA 和 SoC 原型开发
对于 Xilinx®、Intel®、Microsemi® 和 Speedgoat 等深受欢迎的 FPGA 和 SoC 原型开发平台,您只需按下一个按钮,即可生成设备编程所需的一切。原型可以作为立设备运行,也可以连接到 MATLAB 或 Simulink 进行激励和调试。之后,您可以将其重复用于任何 FPGA、ASIC 或 SoC 上的产品实现。 另外,您还可以为简单的编程设置定制的原型板。
重用模型和测试以进行验证
将 MATLAB Simulink 模型将,以及 Mentor Graphics® 或 Cadence® 仿真器中运行的手写或生成的 HDL 进行联合仿真。然后将这些模型和测试导出为适用于 UVM 或自定义验证环境的 SystemVerilog DPI-C 组件。

Efficient IC Verification
MATLAB and Simulink products enable collaboration and integration of analog and digital design and verification teams, enabling faster and higher-quality IC designs. Engineers can use a single design environment that combines control logic, state machines, and analog and digital components that are traditionally modeled at different levels of fidelity and in different design environments. MATLAB and Simulink allow the reuse of system-level models and test benches through HDL cosimulation, or as SystemVerilog DPI components that can be exported to an EDA verification environment such as Mentor Graphics ModelSim and Questa, Cadence Incisive, and Synopsys® VCS®.

使用 MATLAB 进行 FPGA、ASIC 及 SoC 开发
自动执行您的工作流程 — 从算法开发到硬件设计和验证
领域和硬件运用 MATLAB® 和 Simulink® 开发原型和生产应用程序,以部署到 FPGA、ASIC 和 SoC 设备。
在高抽象级别上使用 Simulink 进行数字、模拟和软件建模及仿真
使用自动导引转换为**运算,或为任意目标设备生成原生浮点运算
通过内存、总线和 I/O 建模分析硬件和软件架构
生成经过优化、可读且可跟踪的 VHDL® 或 Verilog®,用于数字逻辑中的实现
生成处理器优化的 C/C++ 代码,供嵌入式目标处理器使用
验证 HDL 仿真器或者连接 MATLAB 或 Simulink 测试平台的 FPGA 或 SoC 设备上运行的算法
MATLAB 和 Simulink 产品适用于各种应用,如交流电机控制、软件无线电和嵌入式视觉。
科学软件网不定期举办各类公益培训和讲座,让您有更多机会免费学习和熟悉软件。
http://turntech8843.b2b168.com